以改善设计过程性能为目的的新型嵌入式系统设计方法

以下是资料介绍,如需要完整的请充值下载. 本资料已审核过,确保内容和网页里介绍一致.  
无需注册登录,支付后按照提示操作即可获取该资料.
资料介绍:

以改善设计过程性能为目的的新型嵌入式系统设计方法(中文7000字,英文PDF)
摘要
从产品的开发到将产品投放到市场,整个过程中的时间以及生产力促使很多供应商和研究人员去改进嵌入式系统设计方法。当前使用的寄存器传输级设计方法不再适合嵌入式系统设计,需要一种新的方法来填补寄存器传输级的空缺。在本文中,设计了一种硬件嵌入式系统建模过程的新方法,使用事务级别建模来提高设计过程的性能。事务级建模是比寄存器传输级模型更抽象的概念模型,用于测量设计过程时间和精度。为了实现寄存器传输级模型,使用Avalon和Wishbone系统芯片总线。通过比较事务级建模和寄存器传输级模型的过程来衡量性能的改进。实验结果表明,采用新设计方法的Avalon寄存器传输级的性能改进分别为:3层为1,03,4层为1,47,5层为1,69。而Wishbone 寄存器传输级的性能改进为3层为1,12,4层为1,17,5层为1,34,这些结果都显示了设计过程改进的趋势。

关键词:设计方法学,事务级建模,寄存器传输级,芯片系统。
 

以改善设计过程性能为目的的新型嵌入式系统设计方法